LCMXO640C-3TN144I FPGA - ഫീൽഡ് പ്രോഗ്രാമബിൾ ഗേറ്റ് അറേ 640 LUTS 113 I/0
♠ ഉൽപ്പന്ന വിവരണം
ഉൽപ്പന്ന ആട്രിബ്യൂട്ട് | ആട്രിബ്യൂട്ട് മൂല്യം |
നിർമ്മാതാവ്: | ലാറ്റിസ് |
ഉൽപ്പന്ന വിഭാഗം: | FPGA - ഫീൽഡ് പ്രോഗ്രാമബിൾ ഗേറ്റ് അറേ |
RoHS: | വിശദാംശങ്ങൾ |
പരമ്പര: | LCMXO640C |
ലോജിക് ഘടകങ്ങളുടെ എണ്ണം: | 640 എൽ.ഇ |
I/Os എണ്ണം: | 113 I/O |
വിതരണ വോൾട്ടേജ് - കുറഞ്ഞത്: | 1.71 വി |
വിതരണ വോൾട്ടേജ് - പരമാവധി: | 3.465 വി |
കുറഞ്ഞ പ്രവർത്തന താപനില: | - 40 സി |
പരമാവധി പ്രവർത്തന താപനില: | + 100 സി |
വിവര നിരക്ക്: | - |
ട്രാൻസ്സീവറുകളുടെ എണ്ണം: | - |
മൗണ്ടിംഗ് ശൈലി: | എസ്എംഡി/എസ്എംടി |
പാക്കേജ്/കേസ്: | TQFP-144 |
പാക്കേജിംഗ്: | ട്രേ |
ബ്രാൻഡ്: | ലാറ്റിസ് |
വിതരണം ചെയ്ത റാം: | 6.1 കെബിറ്റ് |
ഉയരം: | 1.4 മി.മീ |
നീളം: | 20 മി.മീ |
പരമാവധി പ്രവർത്തന ആവൃത്തി: | 500 MHz |
ഈർപ്പം സെൻസിറ്റീവ്: | അതെ |
ലോജിക് അറേ ബ്ലോക്കുകളുടെ എണ്ണം - LAB-കൾ: | 80 LAB |
ഓപ്പറേറ്റിംഗ് സപ്ലൈ കറന്റ്: | 17 എം.എ |
ഓപ്പറേറ്റിംഗ് സപ്ലൈ വോൾട്ടേജ്: | 1.8 V/2.5 V/3.3 V |
ഉൽപ്പന്ന തരം: | FPGA - ഫീൽഡ് പ്രോഗ്രാമബിൾ ഗേറ്റ് അറേ |
ഫാക്ടറി പായ്ക്ക് അളവ്: | 60 |
ഉപവിഭാഗം: | പ്രോഗ്രാമബിൾ ലോജിക് ഐസികൾ |
ആകെ മെമ്മറി: | 6.1 കെബിറ്റ് |
വീതി: | 20 മി.മീ |
യൂണിറ്റ് ഭാരം: | 1.319 ഗ്രാം |
അസ്ഥിരമല്ലാത്ത, അനന്തമായി വീണ്ടും ക്രമീകരിക്കാവുന്ന
• തൽക്ഷണം-ഓൺ - മൈക്രോസെക്കൻഡിൽ ശക്തി പ്രാപിക്കുന്നു
• സിംഗിൾ ചിപ്പ്, ബാഹ്യ കോൺഫിഗറേഷൻ മെമ്മറി ആവശ്യമില്ല
• മികച്ച ഡിസൈൻ സുരക്ഷ, തടസ്സപ്പെടുത്താൻ ബിറ്റ് സ്ട്രീം ഇല്ല
• മില്ലിസെക്കൻഡിൽ SRAM അടിസ്ഥാനമാക്കിയുള്ള ലോജിക് പുനഃക്രമീകരിക്കുക
• SRAM ഉം അസ്ഥിരമല്ലാത്ത മെമ്മറിയും JTAG പോർട്ട് വഴി പ്രോഗ്രാം ചെയ്യാവുന്നതാണ്
• അസ്ഥിരമല്ലാത്ത മെമ്മറിയുടെ പശ്ചാത്തല പ്രോഗ്രാമിംഗിനെ പിന്തുണയ്ക്കുന്നു
സ്ലീപ്പ് മോഡ്
• 100x സ്റ്റാറ്റിക് കറന്റ് റിഡക്ഷൻ വരെ അനുവദിക്കുന്നു
TransFR™ Reconfiguration (TFR)
• സിസ്റ്റം പ്രവർത്തിക്കുമ്പോൾ ഇൻ-ഫീൽഡ് ലോജിക് അപ്ഡേറ്റ്
ഉയർന്ന I/O മുതൽ ലോജിക് ഡെൻസിറ്റി വരെ
• 256 മുതൽ 2280 LUT4 വരെ
• വിപുലമായ പാക്കേജ് ഓപ്ഷനുകളുള്ള 73 മുതൽ 271 വരെ I/Os
• സാന്ദ്രത മൈഗ്രേഷൻ പിന്തുണയ്ക്കുന്നു
• ലീഡ് ഫ്രീ/RoHS കംപ്ലയിന്റ് പാക്കേജിംഗ്
ഉൾച്ചേർത്തതും വിതരണം ചെയ്തതുമായ മെമ്മറി
• 27.6 Kbits വരെ sysMEM™ എംബഡഡ് ബ്ലോക്ക് റാം
• 7.7 കെബിറ്റുകൾ വരെ വിതരണം ചെയ്ത റാം
• സമർപ്പിത FIFO നിയന്ത്രണ ലോജിക്
ഫ്ലെക്സിബിൾ I/O ബഫർ
• പ്രോഗ്രാമബിൾ sysIO™ ബഫർ വിശാലമായ ഇന്റർഫേസുകളെ പിന്തുണയ്ക്കുന്നു:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– പിസിഐ
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLs
• ഓരോ ഉപകരണത്തിനും രണ്ട് അനലോഗ് PLL-കൾ വരെ
• ക്ലോക്ക് ഗുണിക്കുക, വിഭജിക്കുക, ഘട്ടം മാറ്റുക
സിസ്റ്റം ലെവൽ പിന്തുണ
• IEEE സ്റ്റാൻഡേർഡ് 1149.1 ബൗണ്ടറി സ്കാൻ
• ഓൺബോർഡ് ഓസിലേറ്റർ
• ഉപകരണങ്ങൾ 3.3V, 2.5V, 1.8V അല്ലെങ്കിൽ 1.2V പവർ സപ്ലൈ ഉപയോഗിച്ച് പ്രവർത്തിക്കുന്നു
• IEEE 1532 കംപ്ലയിന്റ് ഇൻ-സിസ്റ്റം പ്രോഗ്രാമിംഗ്